Ein Platzier- und Verdrahtungsalgorithmus für Optische Networks-on-Chip zur Minimierung der Einfügedämpfung
Konferenz: edaWorkshop 14 - Tagungsband
13.05.2014 - 14.05.2014 in Hannover, Germany
Tagungsband: edaWorkshop 14
Seiten: 6Sprache: DeutschTyp: PDF
Persönliche VDE-Mitglieder erhalten auf diesen Artikel 10% Rabatt
Autoren:
Boos, Anja; Schlichtmann, Ulf (Technische Universität München, München, Deutschland)
Ramini, Luca; Bertozzi, Davide (University of Ferrara, Italien)
Inhalt:
Optische Networks-on-Chip (ONoCs) sind eine vielversprechende Möglichkeit die Leistung und Bandbreite in zukünftigen integrierten Mehrkernsystemen zu erhöhen. Um verschiedene Topologien von ONoCs miteinander vergleichen zu können wird ein physikalisches Layout benötigt. In dieser Arbeit stellen wir ein schnelles, automatisiertes Platzier- und Verdrahtungsvefahren für ONoCs vor und wenden es auf die bekanntesten Wavelength-Routed ONoC Topologien an. Verglichen mit bereits publizierten Handlayouts der gleichen Topologien können wir mit unserem Algorithmus die Einfügedämpfung um bis zu 99,3 % verringern.