Robustheitsvalidierung digitaler Schaltungen und Systeme mittels effizienter Alterungsanalyse
Konferenz: edaWorkshop 12 - Workshop 2012 - Electronic Design Automation (EDA)
08.05.2012 - 09.05.2012 in Hannover, Germany
Tagungsband: edaWorkshop 12
Seiten: 6Sprache: DeutschTyp: PDF
Persönliche VDE-Mitglieder erhalten auf diesen Artikel 10% Rabatt
Autoren:
Barke, Martin; Lorenz, Dominik; Schlichtmann, Ulf (Lehrstuhl für Entwurfsautomatisierung, TU München, München, Deutschland)
Inhalt:
Die Alterung integrierter Schaltungen kann in modernen Technologien nicht länger unberücksichtigt bleiben. Zugleich wird es durch die zunehmende Systemkomplexität immer wichtiger, den Entwurf auf höhere Ebenen zu verlagern. In diesem Beitrag wird daher ein alterungsgewahres Timing-Modell vorgestellt, das eine effiziente Alterungsanalyse oberhalb der Transistor- bzw. Gatter-Ebene ermöglicht. Mit einem auf diesem Modell aufbauenden Verfahren zur Robustheitsvalidierung digitaler Schaltungen wird ein mögliches Anwendungsfeld präsentiert, das in sicherheitsrelevanten Bereichen immer wichtiger wird.