Automatische Generierung hierarchischer Platzierungsregeln für analoge integrierte Schaltungen
Konferenz: Zuverlässigkeit und Entwurf - 3. GMM/GI/ITG-Fachtagung
21.09.2009 - 23.09.2009 in Stuttgart, Germany
Tagungsband: Zuverlässigkeit und Entwurf
Seiten: 8Sprache: DeutschTyp: PDF
Persönliche VDE-Mitglieder erhalten auf diesen Artikel 10% Rabatt
Autoren:
Eick, M.; Strasser, M.; Gräb, H.; Schlichtmann, U. (Lehrstuhl für Entwurfsautomatisierung, Technische Universität München, 80290 München, Germany)
Inhalt:
Dieser Beitrag stellt eine neue Methode zur automatischen Generierung hierarchischer Platzierungsregeln vor, die entscheidend sind für eine korrekte Platzierung analoger Schaltungskomponenten. Aus der Netzliste, einer Bibliothek von Schaltungsblöcken und einer Symmetrieanalyse wird ein Anforderungsgraph erstellt. Er modelliert fünf Typen von Nähe-, Matching- und Symmetriebedingungen. Basierend auf der Wichtigkeit der Anforderungen wird eine hierarchische Unterteilung der Schaltung in Matching-, Nähe- und Symmetriegruppen erzeugt und an ein Platzierverfahren weitergegeben. Experimentelle Ergebnisse für industrierelevante Schaltungen werden gezeigt.